pcb线路板厂家在设计受控阻抗时应避免哪些布线错误?

pcb线路板厂家在设计受控的阻抗走线宽度必须与板上的其余走线区分开,并在必要时对走线宽度进行适当的更改,以实现特定的阻抗。例如,如果需要5mil的走线来实现50Ω阻抗,并且还路由了5mils宽度的其它信号,那么PCB制造商将无法确定哪些是受控阻抗走线。因此,应使50Ω阻抗走线的宽度为5.1mils或4.9mils。

高速差分对信号走线需要相互平行,且走线之间要保持恒定的间距。需要特定的走线宽度和间距来计算特定的差分阻抗。差分对需要对称布线。应该最小化由于焊盘或末端而扩大了指定间距的区域。为了减少串扰,黑白走线的间距应为3W或至少2W。注意,它的规则不适用于间距为b / w的差分对。

pcb阻抗板

组件或过孔不应放置在差分对之间,即使信号围绕它们对称布线。组件和过孔会导致阻抗不连续,并可能导致信号完整性问题。对于高速信号,一个差分对与相邻差分对之间的间距应不小于走线宽度(5W)的五倍。还应保持与其他信号保持30mils的距离。对于时钟或周期性信号,pcb线路板厂家认为应将保持时间增加到50mil,以确保适当的隔离。

如果高速差分对需要串联耦合电容器,pcb线路板厂家设计时则需要将它们对称放置,电容帽会产生阻抗不连续性,因此将其对称放置会减少信号中的不连续性。应尽量减少对差分对使用过孔,如果确实要放置它们,则它们必须对称以最大程度地减少不连续性。

发布者 |2021-03-11T14:45:40+08:0011 3 月, 2021|PCB资讯|pcb线路板厂家在设计受控阻抗时应避免哪些布线错误?已关闭评论

关于作者

This site is protected by wp-copyrightpro.com